图书介绍

CPLD数字电路设计 使用MAX+Plus Ⅱ入门篇【2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载】

CPLD数字电路设计 使用MAX+Plus Ⅱ入门篇
  • 廖裕评,陆瑞强编著 著
  • 出版社: 北京:清华大学出版社
  • ISBN:7900637265
  • 出版时间:2001
  • 标注页数:551页
  • 文件大小:63MB
  • 文件页数:569页
  • 主题词:

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

CPLD数字电路设计 使用MAX+Plus Ⅱ入门篇PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第一章 简介1

1-1软件介绍2

1-1-1电路图编辑器(Graphic Editor)2

1-1-2符号编辑器(Symbol Editor)3

1-1-3文字编辑器(Text Editor)3

1-1-4波形编辑器(Waveform Editor)4

1-1-5编译(Compiler)5

1-1-6信息(Messages)5

1-1-7仿真(Simulator)6

1-1-8烧写(Programmer)6

1-1-9时间分析(Timing Analyzer)6

1-1-10引脚平面编辑器(Floorplan Editor)7

1-1-11体系显示窗口(Hierarchy Display)8

1-1-12 EPM7128S器件9

1-1-13 EPF10K20器件9

1-2 MaxplusⅡ7.21版软件安装9

1-3取得MaxplusⅡ7.21版授权码(Authorization Codes)9

1-4 MaxplusⅡ9.23版软件安装12

1-5 MaxplusⅡ9.23版授权文件(License File)13

第二章 如何使用MAX+plusⅡ编辑器19

2-1电路图编辑20

2-1-1内附逻辑函数20

2-1-2编辑规则21

2-1-3电路图编辑工具24

2-1-4电路图编辑流程25

2-1-5符号编辑流程31

2-2文字编辑——AHDL设计32

2-2-1内附逻辑函数32

2-2-2 AHDL编辑规则34

2-2-3文字编辑工具36

2-2-4 AHDL编辑流程37

2-3文字编辑——VHDL设计42

2-3-1内附逻辑函数42

2-3-2 VHDL编辑规则43

2-3-3文字编辑工具45

2-3-4 VHDL编辑流程46

第三章 组合逻辑电路设计范例53

3-1逻辑运算54

3-1-1电路图编辑逻辑运算54

3-1-2 AHDL编辑逻辑运算59

3-1-3 VHDL编辑逻辑运算63

3-1-4仿真逻辑运算67

3-2同位产生器70

3-2-1电路图编辑同位产生器71

3-2-2 AHDL编辑同位产生器75

3-2-3 VHDL编辑同位产生器77

3-2-4仿真同位产生器80

3-3 2对1多任务器82

3-3-1电路图编辑2对1多任务器83

3-3-2 AHDL编辑2对1多任务器86

3-3-3 VHDL编辑2对1多任务器90

3-3-4仿真2对1多任务器95

3-4 1对4解多任务器设计97

3-4-1电路图编辑1对4解多任务器98

3-4-2 AHDL编辑1对4解多任务器102

3-4-3 VHDL编辑1对4解多任务器106

3-4-4仿真1对4解多任务器112

3-5七段译码器设计114

3-5-1 AHDL编辑七段译码器116

3-5-2 VHDL编辑七段译码器120

3-6逻辑运算单元124

3-6-1电路图编辑逻辑运算单元125

3-6-2 AHDL编辑逻辑运算单元128

3-6-3 VHDL编辑逻辑运算单元132

3-6-4仿真逻辑运算单元136

3-7三态器件(TRI)138

3-7-1电路图编辑三态器件139

3-7-2 AHDL编辑三态器件142

3-7-3 VHDL编辑三态器件145

3-7-4仿真三态器件148

3-8习题150

第四章 算数逻辑电路设计范例151

4-1半加器(half adder)152

4-1-1电路图编辑半加法器152

4-1-2 AHDL编辑半加法器156

4-1-3 VHDL编辑半加法器158

4-1-4仿真半加法器161

4-2全加器(full adder)163

4-2-1电路图编辑全加器164

4-2-2 AHDL编辑全加器168

4-2-3 VHDL编辑全加器170

4-2-4仿真全加法器174

4-3四位加法器176

4-3-1电路图编辑四位加法器177

4-3-2 VHDL编辑四位加法器181

4-3-3 VHDL编辑四位加法器185

4-3-4 仿真四位加法器190

4-4四位加减法器192

4-4-1电路图编辑四位加减法器193

4-4-2 AHDL编辑四位加减法器197

4-4-3 VHDL编辑四位加减法器200

4-4-4仿真四位加减法器204

4-5乘法器207

4-5-1电路图编辑乘法器208

4-5-2 AHDL编辑乘法器212

4-5-3 VHDL编辑乘法器215

4-5-4仿真乘法器218

4-6习题221

第五章 时序逻辑电路设计范例223

5-1 D触发器224

5-1-1电路图编辑D触发器225

5-1-2 AHDL编辑D触发器229

5-1-3 VHDL编辑D触发器232

5-1-4仿直D触发器236

5-2 T触发器239

5-2-1电路图编辑T触发器240

5-2-2 AHDL编辑T触发器244

5-2-3 VHDL编辑T触发器247

5-2-4仿真T触发器251

5-3八位寄存器设计253

5-3-1电路图编辑八位寄存器254

5-3-2 AHDL编辑八位寄存器259

5-3-3 VHDL编辑八位寄存器263

5-3-4仿真八位寄存器267

5-4状态机269

5-4-1电路图编辑状态机270

5-4-2 AHDL编辑状态机273

5-4-3 VHDL编辑状态机276

5-4-4仿真状态机280

5-5随机存储器(RAM)282

5-5-1电路图编辑随机存储器283

5-5-2 AHDL编辑随机存储器286

5-5-3 VHDL编辑随机存储器290

5-5-4仿真随机存储器294

5-6习题296

第六章 计数器设计范例297

6-1异步清除2位同步加计数器298

6-1-1电路图编辑异步清除2位同步加计数器298

6-1-2 AHDL编辑异步清除2位同步加计数器304

6-1-3 VHDL编辑异步清除2位同步加计数器308

6-1-4仿真异步清除2位同步加计数器312

6-2可默认的同步四位计数器314

6-2-1电路图编辑可默认的同步四位计数器315

6-2-2 AHDL编辑可默认的同步四位计数器319

6-2-3 VHDL编辑可默认的同步四位计数器324

6-2-4仿真可默认的同步四位计数器328

6-3 10进制计数器设计331

6-3-1电路图编辑10进制计数器332

6-3-2 AHDL编辑10进制计数器336

6-3-3 VHDL编辑10进制计数器339

6-3-4仿真10进制计数器343

6-4具有预置功能的两位数的十进制计数器346

6-4-1电路图编辑具有预置功能的两位数的十进制计数器347

6-4-2 AHDL编辑具有预置功能的两位数的十进制计数器351

6-4-3 VHDL编辑具有预置功能的两位数的十进制计数器356

6-4-4仿真具有预置功能的两位数的十进制计数器361

6-5异步清除6进制计数器364

6-5-1电路图编辑异步清除6进制计数器365

6-5-2 AHDL编辑异步清除6进制计数器371

6-5-3 VHDL编辑异步清除6进制计数器375

6-5-4仿真异步清除6进制计数器379

6-6分频器381

6-6-1电路图编辑分频器382

6-6-2 AHDL编辑分频器386

6-6-3 VHDL编辑分频器390

6-6-4仿真分频器394

6-7习题395

第七章 移位寄存器设计范例397

7-1四位串行移位输入并行输出寄存器398

7-1-1电路图编辑四位串行输入移位并行输出寄存器399

7-1-2 AHDL编辑四位串行输入并行输出移位寄存器402

7-1-3 VHDL编辑四位串行输入移位并行输出寄存器406

7-1-4仿真四位串行输入移位并行输出寄存器409

7-2-1电路图编辑具有控制线的串行输入移位寄存器412

7-2具有控制线的串行输入移位寄存器412

7-2-2 AHDL编辑具有控制线的串行输入移位寄存器416

7-2-3 VHDL编辑具有控制线的串行输入移位寄存器420

7-2-4 仿真具有控制线的串行输入移位寄存器423

7-3并行输入/并串行输出移位寄存器设计426

7-3-1电路图编辑并行输入/并串行输出移位寄存器426

7-3-2 AHDL编辑并行输入/并串行输出移位寄存器431

7-3-3 VHDL编辑并行输入/并串行输出移位寄存器435

7-3-4仿直并行输入/并串行输出移位寄存器439

7-4异步清除3位并行输入/并串行输出移位寄存器441

7-4-1电路图编辑异步清除3位并行输入/并串行输出移位寄存器442

7-4-2 AHDL编辑异步清除3位并行输入/并串行输出移位寄存器446

7-4-3 VHDL编辑异步清除3位并行输入/并串行输出移位寄存器450

7-4-4仿真异步清除3位并行输入/并串行输出移位寄存器454

7-5习题457

第八章 综合应用459

8-1数字钟设计460

8-1-1 60进制计数器460

8-1-2 12进制计数器465

8-1-3数字钟470

8-1-4仿真数字钟475

8-2并列乘法器476

8-2-1 2位加法器477

8-2-2 乘积寄存器480

8-2-3脉冲产生器484

8-2-4并列乘法器控制器486

8-2-5并列乘法器488

8-2-6仿真并列乘法器489

8-3习题490

第九章 器件烧写491

9-1实验板介绍492

9-2实验范例503

9-2-1七段译码器程序烧写503

9-2-2 60进制计数器接七段译码器程序烧写510

9-3习题519

附录A MAX+plusⅡ所附的旧式函数521

附录B MAX+plusⅡ所附的参数式函数543

附录C 本书范例函数547

热门推荐